zynq7020 时钟约束的问题 - Zynq-7010/7020/7035/7045/7100 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 5436|回复: 3
打印 上一主题 下一主题

zynq7020 时钟约束的问题

[复制链接]

1

主题

2

帖子

25

积分

新手上路

Rank: 1

积分
25
跳转到指定楼层
楼主
发表于 2018-8-16 15:54:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
    我想只使用PL端做项目,比如我想在PL中做一个10ns基准时钟,由于时钟是双积极性P/N,我应该怎么约束?

EXCEL引脚时钟有: F/K18/SYSCLK_N_200M ;F/K17/SYSCLK_P_200M  ;  F/Y6/IO_L13N_T2_MRCC_13_USRCLK_N_200M;
                             F/Y7/IO_L13P_T2_MRCC_13_USRCLK_P_200M;    另外还有一个PS_MAIN_CLK

       请问1, 我应该怎么进行约束,才让时钟输入到ZYNQ,然后再分频道10ns时钟?

      请问2:vavido设计Diagram中,添加IP zynq,有一个引脚FCLK_CLK0和EXCEL中描述的4个时钟引脚有什么关系?

期待创龙工程师指点!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖
回复

使用道具 举报

12

主题

169

帖子

731

积分

QQ游客

积分
731
沙发
发表于 2018-8-20 11:14:59 | 只看该作者
您好,这个管脚约束,您可以直接配置好,相应的管脚,然后查看原理图上的,电平标准,就可以了,不需要约束他们,是否为差分对,软件会识别的,请您参考
回复 支持 反对

使用道具 举报

1

主题

2

帖子

25

积分

新手上路

Rank: 1

积分
25
板凳
 楼主| 发表于 2018-8-22 09:52:24 | 只看该作者
我问了两个问题,你回答的是哪个问题??都是只要PL做处理,不使用ARM的项目。

   1. 你说的是FCLK_CLK0管脚不需要约束吗?
   2. 如果我使用F/K18/SYSCLK_N_200M管脚做PL全局时钟,也不需要约束吗?就可以直接使用吗??
回复 支持 反对

使用道具 举报

3

主题

852

帖子

3538

积分

创龙

Rank: 8Rank: 8

积分
3538
地板
发表于 2018-11-21 21:02:57 | 只看该作者
1、管脚约束好对应的时钟脚,差分为LVDS即可,可参考下图;接下来在clock IP进行配置你想要的时钟。

2、约束的信号名如sclk_p,使用的就是K17对应的时钟。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-4-19 17:07 , Processed in 0.034812 second(s), 23 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表