嵌入式开发者社区

标题: omapl138 双核后DSP端的EMIF不能通信了?? [打印本页]

作者: 小石    时间: 2017-5-25 18:22
标题: omapl138 双核后DSP端的EMIF不能通信了??
大家不知道有遇到过没有,对于omapl138 ,当只使用DSP单核时,使用EMIF模块和FPGA通信是可以的,但是当我
1 G+ A/ P* J. y9 q. @7 x) u将ARM核开启使用linux后,在linux中启动dsp程序,EMIF模块就不能通信了
. x' H0 ?8 J) @, V; q. k, ],是不是 ARM核已经开启了EMIF模块用于NandFlash通信,所以在DSP开启EMIF冲突了,不知还有别的原因吗?, u' }4 [* i% U$ ^0 d0 A5 K3 S- |
谢谢!
& b/ d: @) N, U7 n
作者: human    时间: 2017-5-25 21:26
有片选区分,如果你的程序有数据写到nand就可能用冲突
作者: 小石    时间: 2017-5-26 17:45
human 发表于 2017-5-25 21:26
% x# M! B6 A; w5 r. V有片选区分,如果你的程序有数据写到nand就可能用冲突
. l- N4 P4 @) B0 C6 T) H0 D7 e
我没有对NandFlash操作,我就是有DSP单核的时候是可以但是当双核都启动时,就不可以了,不知道创龙在开发 案例 syslink/ad7606_dsp案例的时候,有没有做其他更改(和在单核时的案例StarterWare\Application\EMIF_AD7606初始化有没有不同之处)
作者: 小石    时间: 2017-6-1 18:56
解决了,代码是对的
) |+ {3 Z2 r. {( R0 b和DSP单核的区别就是EMA_A_RW引脚(EMIFA异步读写控制,读期间为高,写期间为低电平)输出的问题:) m9 N6 `- g3 ]* a; p
下图是DSP单核运行时的在FPGA端获取的时序图:4 L" h; d- A5 u6 ^8 l8 d
' d* G0 J1 u1 V$ d4 B4 W: X  _
具体对应的引脚时EMA_CS4,EMA_WE,  EMA_OE , EMA_A_RW[attach]2392[/attach]; A& k  {. c/ ~& U0 f# S

" X* [4 ]0 ?0 K5 ?* L下图是 ARM启动linux后,DSP端运行EMIF后的时序图:/ \# _$ u; _+ n) d& t
[attach]2393[/attach]
4 K. I. {1 ?: c' r可以看到 比较为EMA_A_RW(EMIFA异步读写控制,读期间为高,写期间为低电平),没有变化。4 i  Q* H  {. ]8 R+ l. I
因为FPGA端有当EMA_A_RW为低电平时是写数据,所以我向FPGA传递数据,一直是高电平,所以FPGA就一直获取不到数据,
& ]9 ]2 w8 F! g7 |" X! O9 P" _, f最后的办法就是让FPGA工程师,把这个条件去掉,就可以了,直接用EMA_WE引脚的变化来判断写。这样就OK了。
+ Q& z- R4 j) i& h. ]& X$ h! |& D
作者: 小石    时间: 2017-6-1 18:59
是上贴的
6 H: {8 u" K7 B6 MDSP单核运行时的在FPGA端获取的时序图:( b! B5 b: I0 {: F) n7 P* |
[attach]2394[/attach]
* L$ G/ W& \& J; _




欢迎光临 嵌入式开发者社区 (https://www.51ele.net/) Powered by Discuz! X3.4