嵌入式开发者社区

标题: JTAG设计 [打印本页]

作者: jj909305    时间: 2016-12-21 21:09
标题: JTAG设计
自己做了一个138板子,仿真器连上能TEST通过。但是下载程序是出现PRSC错误。。看了贵司提供的硬件设计注意事项如下3 @+ ]) N% |- q1 _9 }: V
[attach]1742[/attach]
( Q1 y8 k6 l/ v/ x  z' u2 V[attach]1743[/attach]。。& e' {. {/ k" w8 u2 A; ~( l
这是我的原理图;" P3 K* R  G+ y$ [
[attach]1744[/attach]
' V1 B- i( ]3 X) h8 l我的TRST与RTCK都没有下拉处理。。会不会有影响?请教各位亲爱的工们。
作者: haiminglee    时间: 2016-12-22 10:51
核心板已有下拉的,没有影响。你也可以尝试一下底板再加个10K下拉电阻。
作者: jj909305    时间: 2016-12-22 11:25
haiminglee 发表于 2016-12-22 10:516 g+ X0 k" F% \/ n. X3 c
核心板已有下拉的,没有影响。你也可以尝试一下底板再加个10K下拉电阻。
5 A, d! E0 V3 s
哦。我并没有使用贵司的核心板。。都是自己设计的。就想请教TRST管脚只需下拉就行是吧?不用连到芯片上吗?
作者: felix    时间: 2016-12-22 18:19
单从您的描述无法判断问题出在哪?建议使用创龙的核心板,并参考创龙的EVM进行设计。您自己设计的话可以参考下面的链接去搞明白http://processors.wiki.ti.com/in ... ;tisearch=Search-EN
作者: jj909305    时间: 2016-12-23 16:15
felix 发表于 2016-12-22 18:197 W9 Q3 T0 P6 S) }
单从您的描述无法判断问题出在哪?建议使用创龙的核心板,并参考创龙的EVM进行设计。您自己设计的话可以参 ...

% l" D4 i* {3 g( X, N- w谢谢您。另外问下OMAPL138上电顺序1.2V ,1.8V ,3.3V...那么他们两两之间的间隔是多大呢?有官方数据吗?8 U0 T4 z7 o% H$ [7 t! A7 M- T/ p# e





欢迎光临 嵌入式开发者社区 (https://www.51ele.net/) Powered by Discuz! X3.4