嵌入式开发者社区

标题: JTAG设计 [打印本页]

作者: jj909305    时间: 2016-12-21 21:09
标题: JTAG设计
自己做了一个138板子,仿真器连上能TEST通过。但是下载程序是出现PRSC错误。。看了贵司提供的硬件设计注意事项如下
+ t. a. R6 X( p  ^) l[attach]1742[/attach]  l/ N1 `; B+ o. A7 _
[attach]1743[/attach]。。
+ }' f6 I0 c0 T5 I% Q6 J这是我的原理图;$ W. ?% c" n/ x
[attach]1744[/attach]
, ~, ^9 O/ L7 X1 w; k我的TRST与RTCK都没有下拉处理。。会不会有影响?请教各位亲爱的工们。
作者: haiminglee    时间: 2016-12-22 10:51
核心板已有下拉的,没有影响。你也可以尝试一下底板再加个10K下拉电阻。
作者: jj909305    时间: 2016-12-22 11:25
haiminglee 发表于 2016-12-22 10:51
6 Y6 j: S/ v9 x+ Q, J1 G核心板已有下拉的,没有影响。你也可以尝试一下底板再加个10K下拉电阻。

4 ^) [; q- b) \  Q) V+ t6 r, B: C" s3 S4 m哦。我并没有使用贵司的核心板。。都是自己设计的。就想请教TRST管脚只需下拉就行是吧?不用连到芯片上吗?
作者: felix    时间: 2016-12-22 18:19
单从您的描述无法判断问题出在哪?建议使用创龙的核心板,并参考创龙的EVM进行设计。您自己设计的话可以参考下面的链接去搞明白http://processors.wiki.ti.com/in ... ;tisearch=Search-EN
作者: jj909305    时间: 2016-12-23 16:15
felix 发表于 2016-12-22 18:19+ N& M8 o, ^4 i. X
单从您的描述无法判断问题出在哪?建议使用创龙的核心板,并参考创龙的EVM进行设计。您自己设计的话可以参 ...
9 T3 l& O4 N9 z* g, m$ o
谢谢您。另外问下OMAPL138上电顺序1.2V ,1.8V ,3.3V...那么他们两两之间的间隔是多大呢?有官方数据吗?0 a% Z5 I; H1 @" V





欢迎光临 嵌入式开发者社区 (https://www.51ele.net/) Powered by Discuz! X3.4