嵌入式开发者社区

标题: JTAG设计 [打印本页]

作者: jj909305    时间: 2016-12-21 21:09
标题: JTAG设计
自己做了一个138板子,仿真器连上能TEST通过。但是下载程序是出现PRSC错误。。看了贵司提供的硬件设计注意事项如下+ v) A+ o8 [0 m* W- M" c
[attach]1742[/attach]
5 A) W( R- H; t6 k[attach]1743[/attach]。。0 S1 e1 G  p2 s/ S- H
这是我的原理图;% r( C5 b$ O1 g
[attach]1744[/attach]  @- L8 a1 ^0 i1 i5 }: _4 N9 Z! L
我的TRST与RTCK都没有下拉处理。。会不会有影响?请教各位亲爱的工们。
作者: haiminglee    时间: 2016-12-22 10:51
核心板已有下拉的,没有影响。你也可以尝试一下底板再加个10K下拉电阻。
作者: jj909305    时间: 2016-12-22 11:25
haiminglee 发表于 2016-12-22 10:51& n4 k. [) O& S9 W: l6 I
核心板已有下拉的,没有影响。你也可以尝试一下底板再加个10K下拉电阻。
+ `9 T; X) ^3 j9 ]  l- y/ b) u
哦。我并没有使用贵司的核心板。。都是自己设计的。就想请教TRST管脚只需下拉就行是吧?不用连到芯片上吗?
作者: felix    时间: 2016-12-22 18:19
单从您的描述无法判断问题出在哪?建议使用创龙的核心板,并参考创龙的EVM进行设计。您自己设计的话可以参考下面的链接去搞明白http://processors.wiki.ti.com/in ... ;tisearch=Search-EN
作者: jj909305    时间: 2016-12-23 16:15
felix 发表于 2016-12-22 18:19
, W3 `, a1 ^2 [6 e; h) N单从您的描述无法判断问题出在哪?建议使用创龙的核心板,并参考创龙的EVM进行设计。您自己设计的话可以参 ...
6 Y# b  ?* @! o. J3 Z2 V6 t
谢谢您。另外问下OMAPL138上电顺序1.2V ,1.8V ,3.3V...那么他们两两之间的间隔是多大呢?有官方数据吗?
9 o; z8 I% u6 [2 z" V




欢迎光临 嵌入式开发者社区 (https://www.51ele.net/) Powered by Discuz! X3.4