嵌入式开发者社区
标题:
omapl138 upp控制器A通道实现双倍数据率接收数据?
[打印本页]
作者:
小石
时间:
2017-3-22 15:19
标题:
omapl138 upp控制器A通道实现双倍数据率接收数据?
请教下upp的问题,对于通道A 在接收模式下,16位的接口,使用DATA[7:0]和XDATA[7:0]作为数据总线,
, ^ m3 z& q/ z: u( T# G$ l6 d
通道A在接收模式下是否可以设置为双倍数据率(DRA=1),
' f$ c5 T8 G. B4 z
DSP和FPGA通信,设置为双倍数据率(DRA=1)只能接收上升沿的数据,不知如何解决,使用的初始化基本上是创龙的"uPP_B_TO_A"的工程案例移植的。
6 |' ~, k7 \5 h3 s
作者:
小石
时间:
2017-3-23 10:03
是可以的,是FPGA那边的问题
作者:
小石
时间:
2017-3-23 10:52
和FPGA双倍数据率通信是可以了,
, d5 J: l" h+ h6 a& x2 X
4 ~; o0 V) {$ \
但是我还想问个问题,就是使用upp的内部回环,B到A的,使用创龙的api, 使用的是单倍数据率,16位的数据总线,但是在A通道中接收的数据总是B通道的两份。不知是什么原因。
- W1 ] B, f$ f& f
0 ?7 g5 W5 T/ k1 A
/*数字回环配置*/
: B" I$ j) u8 i8 f; n7 m
uPPDLBConfig(SOC_UPP_0_REGS,UPP_UPDLB_BA);
作者:
human
时间:
2017-3-27 12:14
提供多点信息看看
, }5 @( V7 W, d' Z
作者:
小石
时间:
2017-3-27 13:45
human 发表于 2017-3-27 12:14
6 L' y9 R; a' F1 [" i5 E
提供多点信息看看
5 j5 |* j( D! b, m0 n$ P: P
我还发了一个帖子,说的具体点:
. v) ~% L9 d( a# y& [2 y
http://www.51dsp.net/forum.php?m ... &extra=page%3D1
8 F" j: q: c, S {1 z1 P
# f$ o4 @2 Y1 r: Q% S7 s( I
谢谢!
欢迎光临 嵌入式开发者社区 (https://www.51ele.net/)
Powered by Discuz! X3.4