嵌入式开发者社区
标题:
omapl138 upp控制器A通道实现双倍数据率接收数据?
[打印本页]
作者:
小石
时间:
2017-3-22 15:19
标题:
omapl138 upp控制器A通道实现双倍数据率接收数据?
请教下upp的问题,对于通道A 在接收模式下,16位的接口,使用DATA[7:0]和XDATA[7:0]作为数据总线,
! ^5 l p ^3 J# _7 a- f8 k
通道A在接收模式下是否可以设置为双倍数据率(DRA=1),
7 {4 g" H$ f; P# x5 O3 Q; T
DSP和FPGA通信,设置为双倍数据率(DRA=1)只能接收上升沿的数据,不知如何解决,使用的初始化基本上是创龙的"uPP_B_TO_A"的工程案例移植的。
+ X0 h+ o" W' G6 g
作者:
小石
时间:
2017-3-23 10:03
是可以的,是FPGA那边的问题
作者:
小石
时间:
2017-3-23 10:52
和FPGA双倍数据率通信是可以了,
1 Q I" L; a/ z* W
' o3 }0 P/ M3 L& Z% i- M3 I
但是我还想问个问题,就是使用upp的内部回环,B到A的,使用创龙的api, 使用的是单倍数据率,16位的数据总线,但是在A通道中接收的数据总是B通道的两份。不知是什么原因。
" K+ {& F: l/ z
+ I, k' o! s; X7 w6 t$ L% S
/*数字回环配置*/
) Q4 J* W" ?$ i7 D
uPPDLBConfig(SOC_UPP_0_REGS,UPP_UPDLB_BA);
作者:
human
时间:
2017-3-27 12:14
提供多点信息看看
[' H, O) B- `
作者:
小石
时间:
2017-3-27 13:45
human 发表于 2017-3-27 12:14
" p+ x, f5 @8 k5 Z% F! i+ L: K
提供多点信息看看
# ]) m: L3 F$ y( D$ ?; Y. m
我还发了一个帖子,说的具体点:
! r/ E, X+ E0 c1 v
http://www.51dsp.net/forum.php?m ... &extra=page%3D1
' P' J8 K! ~2 M
# H* I0 _' f$ ?0 i' Z, d) r2 _! ]0 s1 N
谢谢!
欢迎光临 嵌入式开发者社区 (https://www.51ele.net/)
Powered by Discuz! X3.4