嵌入式开发者社区

标题: omapl138 upp控制器A通道实现双倍数据率接收数据? [打印本页]

作者: 小石    时间: 2017-3-22 15:19
标题: omapl138 upp控制器A通道实现双倍数据率接收数据?
请教下upp的问题,对于通道A 在接收模式下,16位的接口,使用DATA[7:0]和XDATA[7:0]作为数据总线,
# Y/ A2 B, A( k7 b5 Q. L0 k通道A在接收模式下是否可以设置为双倍数据率(DRA=1),5 }/ Y* ?7 ?  F, U6 y1 h2 P) l- T
DSP和FPGA通信,设置为双倍数据率(DRA=1)只能接收上升沿的数据,不知如何解决,使用的初始化基本上是创龙的"uPP_B_TO_A"的工程案例移植的。4 F$ p* V, K3 {' N+ D9 l8 H# y

作者: 小石    时间: 2017-3-23 10:03
是可以的,是FPGA那边的问题
作者: 小石    时间: 2017-3-23 10:52
和FPGA双倍数据率通信是可以了,
5 ?, r3 q4 }1 A* e3 d- ~- O" ^3 a# H1 p2 ?. T; Y
但是我还想问个问题,就是使用upp的内部回环,B到A的,使用创龙的api, 使用的是单倍数据率,16位的数据总线,但是在A通道中接收的数据总是B通道的两份。不知是什么原因。5 b1 {: o& s& i2 L% g

: ~4 G- u. Q% L0 x        /*数字回环配置*/' T' t  J7 i% w/ o; |. c
        uPPDLBConfig(SOC_UPP_0_REGS,UPP_UPDLB_BA);
作者: human    时间: 2017-3-27 12:14
提供多点信息看看
$ a! s2 H3 _; B0 i% a
作者: 小石    时间: 2017-3-27 13:45
human 发表于 2017-3-27 12:14
7 p/ @/ G1 V- l5 N  Z6 V提供多点信息看看
+ k5 p% h2 i6 W* D7 G% h9 B
我还发了一个帖子,说的具体点:
  H* w$ R* l3 j9 ihttp://www.51dsp.net/forum.php?m ... &extra=page%3D1
) {$ G7 e7 E2 N* |# e* ?, A1 \! c) w4 y1 I# R, f) R
谢谢!




欢迎光临 嵌入式开发者社区 (https://www.51ele.net/) Powered by Discuz! X3.4