嵌入式开发者社区
标题:
FPGA采集ADC,用uPP发送到C6748,怎样保证数据与AD通道对应?
[打印本页]
作者:
Senix
时间:
2017-4-25 14:50
标题:
FPGA采集ADC,用uPP发送到C6748,怎样保证数据与AD通道对应?
使用6748F开发板,FPGA在采集ADS8568的数据后将数据装入FIFO,使用uPP接口将数据发送到C6748。
怎样保证DSP接收到的数据对应AD的通道?产生错位怎么解决?
例如,我采集了三路ADC,通道1输入为0,DSP接到的数据产生了错位:
[attach]2240[/attach]
本来应该是AD_CH[1]输出0.00,结果数据错位到了AD_CH[2]。
请问应该怎么解决?谢谢
作者:
human
时间:
2017-4-25 20:43
检查fifo满的标志,fifo初始化需要延时
作者:
希望缄默
时间:
2017-4-26 06:05
可以自定义传输协议 接受后进行校验
作者:
爱发槑
时间:
2018-3-31 20:57
FIFO没办法按地址寻位,应该只能满栈后,读取这一大组数据
欢迎光临 嵌入式开发者社区 (https://www.51ele.net/)
Powered by Discuz! X3.4