1 开发板简介 基于TI KeyStone C66x多核定点/浮点DSP TMS320C665x + Xilinx Artix-7 FPGA处理器; TMS320C665x主频为1.0/1.25GHz,单核运算能力高达40GMACS和20GFLOPS,FPGA XC7A100T逻辑单元101K个,DSP Slice 240个; TMS320C665x与FPGA内部通过uPP、EMIF16、SRIO连接; 双SFP接口,传输速率可高达5Gbit/s,可接SFP光口模块或SFP电口模块; 支持千兆网口等高速接口,可接工业网络摄像机; 工业级FMC连接器,支持高速ADC、DAC和视频输入输出等FMC-LPC标准模块; PCI Express 2.0高速数据传输接口,双通道,每通道通信速率可高达5GBaud; Serial Rapid I/O高速数据传输接口,双通道,每通道通信速率可高达5GBaud; 可通过DSP配置及烧写FPGA程序,DSP和FPGA可以独立开发且互不干扰; 支持uPP、EMIF16,同时支持I2C、SPI、UART、McBSP等常见接口; 连接稳定可靠,开发板采用工业级精密B2B高速连接器,关键大数据接口使用高速连接器,保证信号完整性; 提供丰富的开发例程,入门简单,支持裸机和SYS/BIOS操作系统。 图 1 开发板正面图 图 2 开发板斜视图 图 3 开发板侧视图1 图 4 开发板侧视图2 图 5 开发板侧视图3 图 6 开发板侧视图4 广州创龙结合TI KeyStone系列多核架构TMS320C665x及Xilinx Artix-7系列FPGA设计的TL665xF-EasyEVM开发板是一款DSP+FPGA高速大数据采集处理平台,其底板采用沉金无铅工艺的6层板设计,适用于高端图像处理、软件无线电、雷达声纳、高端数控系统、机器视觉等高速数据处理领域。核心板在内部通过uPP、EMIF16、SRIO通信接口将DSP与FPGA结合在一起,组成DSP+FPGA架构,实现了需求独特、灵活、功能强大的DSP+FPGA高速数据采集处理系统。 TL665xF-EasyEVM开发板引出DSP及FPGA全部资源信号引脚,二次开发极其容易,客户只需要专注上层运用,降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。创龙不仅提供丰富的Demo程序,还提供DSP核间通信、DSP与FPGA间通讯开发教程以及全面的技术支持,协助客户进行底板设计和调试以及多核软件开发。
|