|
问题描述:在138端采用你们的uPP_B_TO_A程序发送数据到FPGA端,FPGA接收数据到FIFO,然后从FIFO端发送給138的upp channel A,用示波器测试,channel A的data[0-7]都有数据,start、enable、clock(采用channel b的clk)都有信号;但是在138端始终没有读到状态寄存器eow被置位,这个可能是什么问题引起的?8 c8 E3 n$ `$ U2 O, ^$ s/ ]
& e, R" N; E) V' jFPGA端发送仿真时序图如下(相应的管脚:UPP_CH1_CLK 、UPP_CH1_START、UPP_CH1_ENABLE、UPP_CH1_WAIT):* _" { q- O) H7 r6 x+ V! L K$ }/ U
0 W( c" c7 q" _. ~/ o( M' I- p+ s
( |- X. i2 C. a# d- I麻烦看下fpga端发送时序是否有问题?3 I' @/ ~6 N% d, R" w
$ [5 {+ U8 T M, ]& M% P |
|