|
今天,将创龙的“BootC6748_On138”的代码和 “ubl-Boot6748_on138.out”合成ais文件后: armdsp.bin
% o- L# U$ V* ~1 o, [% p将其烧到创龙的OMAPL138_EVM开发板中可以正常执行,当将其烧写到我自己设计的 板子时,当我在想用此板子
+ u0 ~+ r' }5 s' j( t1 C仿真时,就不会成功了:(之前是可以正常仿真的)
5 L. a: R' B1 C3 ~: h6 K: ]提示:
x* b( k0 h" k7 F5 Y7 t( G1 j( G, t% j" ^
提示就是:
5 X4 j5 q- J( h, V/ ?, o' [ARM9_0: Output: PSC1 Sync Reset Transition Timeout on Domain 0, LPSC 6) a) q0 K1 `( `" v' F; j' V1 n/ c
ARM9_0: Output: PSC1 Sync Reset Verify Timeout on Domain 0, LPSC 6
6 L9 f' l. y/ M" B
: e" S. S7 \4 HARM9_0: Output: PSC0 Enable Core Transition Timeout on Domain 1, LPSC 155 Q; y0 ^! u5 m* E' B. H
ARM9_0: Output: PSC0 Enable Core Verify Timeout on Domain 1, LPSC 15' X) v& y C, T r
1 E% E1 f- m, S; w+ {) ^: M5 O
/ e6 r" l( G1 E0 k U上面是提示超时了,' }; \, Y2 Z" W/ u% [7 g
- V5 e* ~/ o3 P$ L+ x0 u6 `2,如果我用创龙的 nand_write.out 在对板子烧写:
7 H2 B8 N5 U. h9 {也是不会成功,和上图差不多,
' s% C3 ]1 u9 o& _+ W- B
" V+ H6 c# l& f* ^6 r- R- f如果我开启 C6748就会提示如下错误:2 e! U5 @! I0 Z# ? }1 u
Error connecting to the target:6 M% p/ m9 |% f R. @- U3 H7 a% ^
Connect to PRSC failed
1 T7 H5 f+ h* v* m. u
1 `3 ^9 v% D$ H$ j
( A; u% f) Q. j* ]* N$ R/ x找了一天的原因了,就是不知道什么原因,希望各位大神指点下。
4 L, b% E7 V! p" N5 ^: J# | |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有帐号?立即注册
x
|