|
|
之前一直在用CCS进行DSP单核程序的开发,当时利用创龙给的计时器代码定义了一个10k中断,但是后来双核开发时,PC端用ZOC terminal通过串口与开发板进行通讯和执行程序此时,ARM端通过slaveloader去初始化DSP,原10k中断的频率降低为6K多一点,同时EMIFA的频率从114MHz提升为150MHz。
+ L3 U C2 F; E" \- L& N" e7 i* C9 z看了下tronglong_C6748.gel,知道之前中断10k和DSP时钟的初始化参数有关) l$ F( @6 o5 T9 U* @6 K# D& |
7 d3 _8 a9 h5 J7 Q
从图中 能看出控制DSP工作频率的是PLL0_SYSCLK0,控制EMIFA的是PLL0_SYSCLK3% t, ], ]( |% h/ C: z3 O- J
我的理解是双核模式下slaveloader对DSP进行参数初始化并唤醒DSP,但是缺省参数初始化文件的情况下其默认采用了一组与tronglong_C6748.gel中不同的参数
8 O- P) z7 h( y! L! L$ Q$ n8 i7 {通过修改tronglong_C6748.gel的参数,可以修改ccs下调试的时钟频率,但是如何修改双核模式下的时钟频率呢5 f6 Y0 F8 h5 Y6 E
如果是通过dsp.cfg的话应该如何生成该文件(看AD7606的双核例程中看到有这个文件)4 [9 ^" m5 s4 h$ S* s, @
另外,是否可以将初始化部分加入DSP端程序代码中?2 G c/ _3 k0 r: P7 K9 I9 A
还是说slaveloader机制决定了必须先初始化才会load DSP端程序,如果这样的话,后写入的寄存器值能否覆盖旧值并生效? O0 H3 A: v. H
u+ l) Q0 U( ~1 u8 W
|
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有帐号?立即注册
x
|