|
问题描述:在138端采用你们的uPP_B_TO_A程序发送数据到FPGA端,FPGA接收数据到FIFO,然后从FIFO端发送給138的upp channel A,用示波器测试,channel A的data[0-7]都有数据,start、enable、clock(采用channel b的clk)都有信号;但是在138端始终没有读到状态寄存器eow被置位,这个可能是什么问题引起的?; I, r. E3 p5 j
% z" h7 P9 Y& Z% @7 r) MFPGA端发送仿真时序图如下(相应的管脚:UPP_CH1_CLK 、UPP_CH1_START、UPP_CH1_ENABLE、UPP_CH1_WAIT):
4 z' x) B! v6 [$ N) k9 _# l
% T# j. X7 [" Z# X. ~, b$ q0 u. ?( s, _7 P3 ^) E+ J
麻烦看下fpga端发送时序是否有问题?
2 @; r, c' [+ j8 w+ ]% o1 b" s7 r. ]+ o! ~4 z8 _: w$ S' @) o, H
|
|