|
|
DSP核部分使用UPP定时 (每2.5ms)接收FPGA数据,数据量为4096*16bits ,数据存储在DDR上,DSP开辟的DDR空间为单独的c2000000 c3FFFFFF ,这个空间是TI官方双核样例板提供的(ex04_sharedregion)样例。9 H4 t7 P% v @1 _$ }
ARM与DSP和通过SYSLINK通信。& `; Z0 o8 E8 N) b
现在的问题是,当ARM部分应用程序规模小时,加载DSP核程序后,双核运行正常。当ARM部分应用程序组件增大时,发现加载DSP核心应用程序运行一下就会停止运行。但是如果修改DSP程序一关闭DSP核心部分的FPGA存储DDR数据功能,DSP核心能正常运行, @" ~* I' |# Q! ?/ e1 |2 e _) u
我现在怀疑,是不是DDR使用出现问题,系统中DSP核心应用程序UPP定时存储数据到DDR,DSP程序又是在DDR上运行,ARM部分也是用DDR最为内存,如果DDR过于繁忙的时候,会导致DDR忙不过来,导致DSP核停止运行。2 }, G% U2 u6 s$ S- g
开机运行时设置的UBOOT参数如下:
$ k, P) L8 }' P' a$ ?$ C5 e) Isetenv bootargs console=ttyS2,115200n8 root=/dev/mmcblk0p2 rw rootfstype=ext3 mem=32M@0xc0000000 mem=64M@0xc4000000 W, R! _- h9 j% ?: X0 [
应该DDR在使用上没有冲突,上面空出的空间32M为DSP使用
+ k e8 g: ~# `. D# s$ ~0 y6 K+ U6 y/ D/ C0 l1 U
5 R% r, X T" q1 X0 s/ q# e |
|