|
问题描述:在138端采用你们的uPP_B_TO_A程序发送数据到FPGA端,FPGA接收数据到FIFO,然后从FIFO端发送給138的upp channel A,用示波器测试,channel A的data[0-7]都有数据,start、enable、clock(采用channel b的clk)都有信号;但是在138端始终没有读到状态寄存器eow被置位,这个可能是什么问题引起的?; r2 h, [4 f0 l
: Y# ^( F' ^. R: \' p
FPGA端发送仿真时序图如下(相应的管脚:UPP_CH1_CLK 、UPP_CH1_START、UPP_CH1_ENABLE、UPP_CH1_WAIT):/ T( {1 w1 `) n6 a3 |6 n7 I
' g% e2 u0 W% u( o! w3 R# ~6 v
# R; s$ P9 L6 Z- F' T. P
麻烦看下fpga端发送时序是否有问题?
8 P: @% i, L" c. l& K, n8 |- l; g6 ?5 M
|
|