|
|
DSP核部分使用UPP定时 (每2.5ms)接收FPGA数据,数据量为4096*16bits ,数据存储在DDR上,DSP开辟的DDR空间为单独的c2000000 c3FFFFFF ,这个空间是TI官方双核样例板提供的(ex04_sharedregion)样例。" R4 p1 g2 R; F% s
ARM与DSP和通过SYSLINK通信。" b5 ^2 L0 v, i$ v% C
现在的问题是,当ARM部分应用程序规模小时,加载DSP核程序后,双核运行正常。当ARM部分应用程序组件增大时,发现加载DSP核心应用程序运行一下就会停止运行。但是如果修改DSP程序一关闭DSP核心部分的FPGA存储DDR数据功能,DSP核心能正常运行' T3 B4 O( q% u# E J( ?$ i& C2 [9 D# y
我现在怀疑,是不是DDR使用出现问题,系统中DSP核心应用程序UPP定时存储数据到DDR,DSP程序又是在DDR上运行,ARM部分也是用DDR最为内存,如果DDR过于繁忙的时候,会导致DDR忙不过来,导致DSP核停止运行。
. c4 t4 J) s$ Q0 m/ ^! u% @开机运行时设置的UBOOT参数如下:: y/ a! z# X. c
setenv bootargs console=ttyS2,115200n8 root=/dev/mmcblk0p2 rw rootfstype=ext3 mem=32M@0xc0000000 mem=64M@0xc40000004 z$ l4 \/ ~% c* w9 b+ M( ~7 A) O
应该DDR在使用上没有冲突,上面空出的空间32M为DSP使用6 S+ w+ H. ^# Z
1 I/ X+ m9 e# W3 c/ n: _& g
6 h. C# t6 a1 C* | h' R
|
|