FPGA采集ADC,用uPP发送到C6748,怎样保证数据与AD通道对应? - TMS320C6748 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 5392|回复: 3
打印 上一主题 下一主题

[已解决] FPGA采集ADC,用uPP发送到C6748,怎样保证数据与AD通道对应?

[复制链接]

2

主题

5

帖子

35

积分

新手上路

Rank: 1

积分
35
跳转到指定楼层
楼主
发表于 2017-4-25 14:50:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

使用6748F开发板,FPGA在采集ADS8568的数据后将数据装入FIFO,使用uPP接口将数据发送到C6748。

怎样保证DSP接收到的数据对应AD的通道?产生错位怎么解决?

例如,我采集了三路ADC,通道1输入为0,DSP接到的数据产生了错位:


本来应该是AD_CH[1]输出0.00,结果数据错位到了AD_CH[2]。

请问应该怎么解决?谢谢

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖
回复

使用道具 举报

3

主题

852

帖子

3538

积分

创龙

Rank: 8Rank: 8

积分
3538
沙发
发表于 2017-4-25 20:43:27 | 只看该作者
检查fifo满的标志,fifo初始化需要延时
回复 支持 反对

使用道具 举报

15

主题

1357

帖子

4579

积分

创龙

Rank: 8Rank: 8

积分
4579
板凳
发表于 2017-4-26 06:05:44 来自手机 | 只看该作者
可以自定义传输协议 接受后进行校验
回复 支持 反对

使用道具 举报

13

主题

44

帖子

1213

积分

金牌会员

Rank: 6Rank: 6

积分
1213
地板
发表于 2018-3-31 20:57:52 | 只看该作者
FIFO没办法按地址寻位,应该只能满栈后,读取这一大组数据
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-11-1 08:13 , Processed in 0.037529 second(s), 24 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表