|
|
程序upp通讯部分是从demo中uPP_B_TO_A移植过来。; j7 o/ q' j( G [5 H8 U
& f* @) D8 |% O' p! Y1 ~$ x( S
1.linux系统下由arm控制dsp通过upp往fpga发送数据,程序运行过程中,开始upp数据传输接受正常。
& h! A3 T0 [& }) h+ J! O2 l( }9 T, T1 W0 C. t L! _
2.由arm控制dsp不停的启动,停止upp数据发送;在某一次发送时出现数据错位(通过fpga从数据总线抓取数据),然后fpga接受的数据都是错位的,重新加载dsp程序也无法恢复fpga接收正常数据,重启上电L138后再运行dsp程序upp的数据恢复正常。5 p% R/ `# j0 X" r
- `# j: M7 r' _% ?
3.通过dlb寄存器进行BA回环发现错误的数据情况如下(与通过fpga从数据总线抓取数据一致):发送缓冲的数据顺序是1~128,但是回环到A通道,收到的数据是64~127,0~63。在测试过程中仿真器查看到UPQD0-2的值跟正常时一样,发送区数据顺序正确(在调试过程中查看寄存器及发送区地址,发送区是8字节对齐的,寄存器值没有发现异常) 。经过一段时间的测试,发现不是数据错位,而是0-63的数据是上次发送的值,二64-127的数据是本次的值。每次错误的字节数不一致,有时是前面112个数据都是上次的,有时只有16个数据是上次,64是最多的情况。: ~! I$ A! d& ~ o" [
. ~6 Y& r/ V3 j4 t& V" K4.upp发送数据是通过fpga给dsp的gpio发送周期40us的方波,但是dsp以40us的间隔在gpio中断处理程序中往fpga送1行512字节的数据;1 u" X6 \/ v4 o0 ` z, h
! W( \1 P% v* N$ Y$ W
1 c* b- z$ y( C1 V3 x, P+ B附:发送时钟设置为37.5M,传输为b通道16bit传输,实际测量upp发送的enable信号持续大概7us;中间fpga没送wait信号;UPTCR的发送设为64和256都试过,结果都会出现错位。: m+ P0 b S7 Z n0 B2 Q8 a! M) v
部分定义如下
$ O$ T+ v Z" P" [+ }8 ?( h#define upp_line_size (128)
2 c: k" A2 j. _& a; q, L) U) C#define upp_line_count_s (1)
0 ^2 \5 e5 W" @0 A h6 n! k#define upp_line_count_r (1)
; m/ e$ n/ n5 A+ m. r i0 D#define upp_frame_size_s (upp_line_size * upp_line_count_s)
3 `7 M' @( P$ S3 K9 X9 J#define upp_frame_size_r (upp_line_size * upp_line_count_r)
( t& d9 [: S. f- I- l! o0 P#define upp_line_offset_s (upp_line_size)4 T3 [" V- `4 i4 e# O( a: v" S; r
#define upp_line_offset_r (upp_line_size)
. K% d& W3 R5 N: P' E; v8 G
0 N+ ]: v4 c: h b E#pragma DATA_ALIGN(upp_buffer_s, 8)
! [. S1 i+ D& l; J#pragma DATA_ALIGN(upp_buffer_r, 8)
( X" H: k7 p. _ Vvolatile Uint32 upp_buffer_s[upp_frame_size_s];
& l1 O7 A9 z- t% f. Wvolatile Uint32 upp_buffer_r[upp_frame_size_s];
o* Z- M% B5 v' i7 ?& A \
$ e0 C) _' i7 Q请教:这可能是出现什么问题了。7 N4 c. p6 E' v" I! M' c; f7 T
: c2 t8 y+ T; m( V, h |
|