|
|
程序upp通讯部分是从demo中uPP_B_TO_A移植过来。( @: V' Z# l. }) C
7 `/ |- p) Q) s1 D/ B
1.linux系统下由arm控制dsp通过upp往fpga发送数据,程序运行过程中,开始upp数据传输接受正常。7 b8 C. d$ k) v# n4 Y
e1 v u" ~7 A' i9 h2.由arm控制dsp不停的启动,停止upp数据发送;在某一次发送时出现数据错位(通过fpga从数据总线抓取数据),然后fpga接受的数据都是错位的,重新加载dsp程序也无法恢复fpga接收正常数据,重启上电L138后再运行dsp程序upp的数据恢复正常。" L. n3 \7 a$ y u
2 D0 }# z7 n% m/ S, a" U! p6 }) K3.通过dlb寄存器进行BA回环发现错误的数据情况如下(与通过fpga从数据总线抓取数据一致):发送缓冲的数据顺序是1~128,但是回环到A通道,收到的数据是64~127,0~63。在测试过程中仿真器查看到UPQD0-2的值跟正常时一样,发送区数据顺序正确(在调试过程中查看寄存器及发送区地址,发送区是8字节对齐的,寄存器值没有发现异常) 。经过一段时间的测试,发现不是数据错位,而是0-63的数据是上次发送的值,二64-127的数据是本次的值。每次错误的字节数不一致,有时是前面112个数据都是上次的,有时只有16个数据是上次,64是最多的情况。1 \# n# j3 [2 k4 a4 [; R
' w) x% p' Y7 L# ]8 M5 O4.upp发送数据是通过fpga给dsp的gpio发送周期40us的方波,但是dsp以40us的间隔在gpio中断处理程序中往fpga送1行512字节的数据; R$ z0 d4 H7 U6 T$ k
7 |' r1 ^$ f! }8 E1 z
0 M5 |) {( t& q7 a- x7 K
附:发送时钟设置为37.5M,传输为b通道16bit传输,实际测量upp发送的enable信号持续大概7us;中间fpga没送wait信号;UPTCR的发送设为64和256都试过,结果都会出现错位。
; h! }6 ~2 n9 q& l p# q% N$ {" l8 E部分定义如下
# u4 h' s9 x5 F1 p9 O! v4 V9 K#define upp_line_size (128)
- v }% x0 b' S/ ?% i. T#define upp_line_count_s (1)
. z* _$ K0 s+ U) u( O1 k( b#define upp_line_count_r (1)9 s: R5 K8 T& U/ }1 c: d
#define upp_frame_size_s (upp_line_size * upp_line_count_s)
! v8 j$ o" v1 h u& C#define upp_frame_size_r (upp_line_size * upp_line_count_r)
' n6 M2 x$ F0 g#define upp_line_offset_s (upp_line_size)
: _$ q9 t7 Q B7 x) R& w: i. T#define upp_line_offset_r (upp_line_size)
; \. J! t h* w' c* u# \/ _; X3 K, l; Y8 ?9 x, F. c1 R0 r D- [
#pragma DATA_ALIGN(upp_buffer_s, 8)
& n+ Z4 C) E. W% u. u* t6 f! `3 w5 x#pragma DATA_ALIGN(upp_buffer_r, 8)
2 T% @, R9 Q, B5 l5 avolatile Uint32 upp_buffer_s[upp_frame_size_s];4 g2 h3 L- \* Q& m/ ~1 f
volatile Uint32 upp_buffer_r[upp_frame_size_s];
3 K E4 Y/ b: b F& V. w) k, S( w, C0 |3 o
请教:这可能是出现什么问题了。
1 X4 S3 K0 Z* D
; i& ?3 S. H$ j4 B$ m3 L$ v |
|