|
程序upp通讯部分是从demo中uPP_B_TO_A移植过来。
* C2 w, C$ R p( J6 j% b
G% v1 }! D6 C2 H1 p1.linux系统下由arm控制dsp通过upp往fpga发送数据,程序运行过程中,开始upp数据传输接受正常。, R; l D* _1 I# p
% c& v1 P4 X+ R1 o9 U2.由arm控制dsp不停的启动,停止upp数据发送;在某一次发送时出现数据错位(通过fpga从数据总线抓取数据),然后fpga接受的数据都是错位的,重新加载dsp程序也无法恢复fpga接收正常数据,重启上电L138后再运行dsp程序upp的数据恢复正常。
- Q$ U+ c z ?$ L2 u8 v$ W! y7 g% M; m8 D; w7 t
3.通过dlb寄存器进行BA回环发现错误的数据情况如下(与通过fpga从数据总线抓取数据一致):发送缓冲的数据顺序是1~128,但是回环到A通道,收到的数据是64~127,0~63。在测试过程中仿真器查看到UPQD0-2的值跟正常时一样,发送区数据顺序正确(在调试过程中查看寄存器及发送区地址,发送区是8字节对齐的,寄存器值没有发现异常) 。经过一段时间的测试,发现不是数据错位,而是0-63的数据是上次发送的值,二64-127的数据是本次的值。每次错误的字节数不一致,有时是前面112个数据都是上次的,有时只有16个数据是上次,64是最多的情况。; g: \, H4 _( S7 f% V6 C! t. b3 ^ {
! f2 ]3 W# h$ U: [- J7 L
4.upp发送数据是通过fpga给dsp的gpio发送周期40us的方波,但是dsp以40us的间隔在gpio中断处理程序中往fpga送1行512字节的数据;
- M/ m) H! O" M7 Y! J2 q4 D' O. [0 |2 x
% n! U. q$ L4 D' Y2 W
附:发送时钟设置为37.5M,传输为b通道16bit传输,实际测量upp发送的enable信号持续大概7us;中间fpga没送wait信号;UPTCR的发送设为64和256都试过,结果都会出现错位。
0 c5 _, P; P, q; k部分定义如下* k- b& J" `! @+ w: a" k, {
#define upp_line_size (128)8 d% F, O- S4 l! s! N% q& ?
#define upp_line_count_s (1)
; a+ |+ O2 j2 s#define upp_line_count_r (1)
4 H% Z9 |. ^$ `- [( N; c#define upp_frame_size_s (upp_line_size * upp_line_count_s)+ q+ N# b8 V4 Z: k5 D# T
#define upp_frame_size_r (upp_line_size * upp_line_count_r)0 B' i0 O0 I8 t- O/ h
#define upp_line_offset_s (upp_line_size)5 B' `' ?. z6 X" N4 [
#define upp_line_offset_r (upp_line_size)1 ]2 ?! L; K& i- j- A0 M2 P
, V4 [" B$ X7 Y2 K2 \/ {" J1 B
#pragma DATA_ALIGN(upp_buffer_s, 8). P6 D& a2 }0 W% D9 t
#pragma DATA_ALIGN(upp_buffer_r, 8)
& _2 K0 H/ |& S# p. W" Ivolatile Uint32 upp_buffer_s[upp_frame_size_s];
* t) N7 J5 o; u8 h) Hvolatile Uint32 upp_buffer_r[upp_frame_size_s];
, y& P7 {( S. J- e% Q$ {8 p( _2 `6 ?; V' i5 o# ~/ V
请教:这可能是出现什么问题了。- `3 h% `4 \$ l0 p- H
/ l! h" \; b( {/ P# w |
|