对l138与fpga通信例程tl-devmem2的复现与使用 - OMAP-L138 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 7828|回复: 9
打印 上一主题 下一主题

[已解决] 对l138与fpga通信例程tl-devmem2的复现与使用

[复制链接]

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
跳转到指定楼层
楼主
发表于 2018-9-5 20:16:08 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
硬件平台:omapl38F核心板;
! \- N+ C# E# y( L: c, h复现方式:按照pdf:omapl38基于emifa总线与FPGA的通信测试进行例程复现,并将写数据部分提取出来进行使用;
1 V% b1 u# r* a6 r2 W问题:在对fpga这边数据进行抓包观察时发现:
, d. ]+ t$ |2 k* Q1、16根数据线仅有低八位在使用,高八位置一,当传输16bit数据时,会将两个字节按先小端后大端的顺序从低八位数据线按序输出;4 s9 Z5 C) z9 W! s4 Z# |2 x
2、同时地址线只有addr1,addr2,addr3三根是有效的,其他线长期置一,并且地址线并不随数据变化而变化,而是每隔8到11个写使能而进一位;6 S3 S. D# R9 S9 _$ ]! }; h3 x: v
3、emifa_clk时钟线并不能作为时钟提供给fpga,在对fpga另加其他时钟并对emifa_clk进行抓包时现象为长期置高;
! H: o! \+ `, b, z8 X4、片选emifa_cs2和写使能emifa_we的拉低时间比并不符合dsp与fpga通信时的2,3,2关系,请问arm与fpga通信时这个时序是什么,同时其依靠的时钟是多大,还是114MHz吗?
! \- w/ l; E3 L3 y

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖
回复

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
沙发
发表于 2018-9-7 15:39:11 | 只看该作者
你好,针对您的问题有一下疑问:& ^1 Z( v( {6 o, t/ b
, J; g. h' W5 f7 e4 j! S- T
1.请问你使用的程序都是用我公司提供的吗?还是自行有做修改?3 `) i1 Y1 h9 M6 r0 y
2.是否有确认过FPGA端的程序与DSP端的程序数据传输的位数是否匹配?& f( Q, j/ q6 |* s, o
( }* w; [9 b6 r8 D3 |9 R1 W* p
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
板凳
 楼主| 发表于 2018-9-7 16:26:05 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 15:39( k" l  a  Z# y  \
你好,针对您的问题有一下疑问:
3 b  X5 m) m# D8 L1 |! v$ Y& q0 }
5 k9 c1 D7 y  J, i2 V) ^8 @' \1.请问你使用的程序都是用我公司提供的吗?还是自行有做修改?
  ?6 s% _4 u. t5 A7 b
使用的是arm的例程tl_devmem2(贴的图是修改过的程序,写使能中间的长时间时序是由于arm端打印每次数据造成的);我没有用核心板上的DSP,只用了arm和fpga
回复 支持 反对

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
地板
发表于 2018-9-7 17:06:59 | 只看该作者
数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAPL138基于EMIFA总线与FPGA的通信测试》2 U# M: P  T, |. \6 N) r7 m: @- j
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
5#
 楼主| 发表于 2018-9-7 20:43:44 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 17:06
+ B9 p2 W# U) h2 r: x) H" j) S' _数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAP ...

' i* h7 z" i9 h! q8 n: h( B2 X就是按照那个文档操作的,然后发现采用m或者h模式的时候数据线和地址线出现了上述现象。采用b时地址线出现上述现象! J( s/ n- L( b
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
6#
 楼主| 发表于 2018-9-17 17:09:55 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 17:06
8 h9 b' g  L+ A数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAP ...

! f+ c' X/ j- h: P5 L4 T2 u- ^陈工,这个问题咱们创龙有没有解决方案啊,为什么ARM和fpga通信时只能用8根数据线啊,而且地址线完全和数据不匹配,而且arm进行写操作基于的时钟是多少啊?麻烦您解答一下呗
; F# `. D5 Y& G6 e
回复 支持 反对

使用道具 举报

3

主题

524

帖子

2083

积分

创龙

Rank: 8Rank: 8

积分
2083
7#
发表于 2018-9-29 10:46:15 | 只看该作者
您好,您如果是按照我们提供的例程和文档进行测试的话,测试的结果如果是不一样的话,您这边可以截图过来看一下。
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
8#
 楼主| 发表于 2018-11-10 16:06:15 | 只看该作者
广州创龙莫工 发表于 2018-9-29 10:464 U! S5 O" q2 D4 I) r* J
您好,您如果是按照我们提供的例程和文档进行测试的话,测试的结果如果是不一样的话,您这边可以截图过来看 ...
% S- }8 ]0 @" n. c! W
采用的OMAP-L138F上ARM与FPGA数据传输程序基于文件《13-3-OMAPL138基于EMIFA总线与FPGA的通信测试》。# w; B. f% b/ C# R9 ^' r3 a/ g$ `' T

4 U; Z+ h3 D! B: l9 P$ Q现在遇到的问题:
& e3 j- {& Q- w5 c* L" Q3 r% u1、16bit数据线高八位没有初始化,传输只采用低八位数据线,且16bit的数据会在低八位数据线分成两个8bit数发出;& k5 Z1 M- `3 C/ ~9 a
2、地址线仅有低三位初始化,且变化方式与读使能不同步;emifa_ba1无变化;
$ D( e  T& x6 n
) N* u1 h) X* P$ o现象:
1 D+ A% q+ l  V9 t  l1、linux端运行./tl-devmem2 0x60000000 256 m 52428(1100110011001100)FPGA端现象
4 K: V9 }$ ?8 i) H! t3 H2 B# ?G:\EMIF问题\输入(m52428). U* S" ^. U4 l2 s. L& h
G:\EMIF问题\m52428addr+ ^8 v: `6 u' D+ N
2、linux端运行./tl-devmem2 0x60000000 256 h 52428(1100110011001100)FPGA端现象) Y1 B; E, B" a7 W. E* t) V/ E
G:\EMIF问题\输入(h52428)G:\EMIF问题\h52428addr
4 X0 y( u/ P8 ~5 x8 G3 }
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
9#
 楼主| 发表于 2018-11-10 16:09:43 | 只看该作者

5 S# o; ]5 O( h: H8 `
- [4 g- j7 m& Y; d
3 ~) d/ r5 k( L) {( @
% i2 K' @, P4 I9 P3 Y% w

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
10#
发表于 2018-11-22 12:02:47 | 只看该作者
你好,emif的问题我们这边基本确认了。除了fpga端下载bit文件之后运行这几条指令再发送数据以外,需要加载这个驱动:tl138evm-emifa-sram,还有两个情况::1.tl138evm-emifa-sram这个驱动有bug,导致地址发送出错。2.FPGA端的程序也有点问题,频率太高,通信会出错。。以上的问题我们会在V2.1版本(目前使用的是2.0内核)更新完善上去。并且修改emif的FPGA端程序。新版本的内核发布时间是下周五(11月30日)6 R' l5 b/ d+ T9 P0 f. L8 t/ ^
- b* ^! x9 y7 ?* B) j3 t2 s! ]
- ~" F$ l4 ?  ~& i& T( q2 c1 O& Y/ r
& P6 N( g4 @' d+ g$ a8 }

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-5-5 23:15 , Processed in 0.042902 second(s), 24 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表