对l138与fpga通信例程tl-devmem2的复现与使用 - OMAP-L138 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 7797|回复: 9
打印 上一主题 下一主题

[已解决] 对l138与fpga通信例程tl-devmem2的复现与使用

[复制链接]

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
跳转到指定楼层
楼主
发表于 2018-9-5 20:16:08 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
硬件平台:omapl38F核心板;) D* u0 I: O$ s; A
复现方式:按照pdf:omapl38基于emifa总线与FPGA的通信测试进行例程复现,并将写数据部分提取出来进行使用;( ]0 s3 q: y& v3 }
问题:在对fpga这边数据进行抓包观察时发现:, E" g1 `0 l8 A6 T3 Z; G: I
1、16根数据线仅有低八位在使用,高八位置一,当传输16bit数据时,会将两个字节按先小端后大端的顺序从低八位数据线按序输出;6 T9 T6 y+ B$ Q2 k
2、同时地址线只有addr1,addr2,addr3三根是有效的,其他线长期置一,并且地址线并不随数据变化而变化,而是每隔8到11个写使能而进一位;: V+ J0 i" w* i; c7 S
3、emifa_clk时钟线并不能作为时钟提供给fpga,在对fpga另加其他时钟并对emifa_clk进行抓包时现象为长期置高;; C, A* j' }2 _# U* e
4、片选emifa_cs2和写使能emifa_we的拉低时间比并不符合dsp与fpga通信时的2,3,2关系,请问arm与fpga通信时这个时序是什么,同时其依靠的时钟是多大,还是114MHz吗?
, T+ s, g( o/ W6 o

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖
回复

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
沙发
发表于 2018-9-7 15:39:11 | 只看该作者
你好,针对您的问题有一下疑问:
" O# v, b& z3 \" y# D  w: x; o7 o+ Y3 R. ]: y2 u) s4 ?
1.请问你使用的程序都是用我公司提供的吗?还是自行有做修改?! ~8 H/ A3 @; @$ U
2.是否有确认过FPGA端的程序与DSP端的程序数据传输的位数是否匹配?
% V9 c% w5 F" B4 n/ G% u, B$ B2 |/ `! ]/ b/ t
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
板凳
 楼主| 发表于 2018-9-7 16:26:05 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 15:396 }9 O* y7 q% I% l7 I7 N+ d/ r0 w' i
你好,针对您的问题有一下疑问:6 N3 s0 C! M- @/ ~2 e

! A2 p+ r. x' g3 ]6 R1.请问你使用的程序都是用我公司提供的吗?还是自行有做修改?

0 s7 _3 I" @0 ~( G% {. m使用的是arm的例程tl_devmem2(贴的图是修改过的程序,写使能中间的长时间时序是由于arm端打印每次数据造成的);我没有用核心板上的DSP,只用了arm和fpga
回复 支持 反对

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
地板
发表于 2018-9-7 17:06:59 | 只看该作者
数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAPL138基于EMIFA总线与FPGA的通信测试》
2 [8 {; B. g+ O. c* g
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
5#
 楼主| 发表于 2018-9-7 20:43:44 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 17:06! U  V# w" b: ]) j  X0 q
数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAP ...

- G2 i- N9 l+ J. S4 Q/ `0 V就是按照那个文档操作的,然后发现采用m或者h模式的时候数据线和地址线出现了上述现象。采用b时地址线出现上述现象6 ^4 c0 c2 [- T6 y* z
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
6#
 楼主| 发表于 2018-9-17 17:09:55 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 17:06
' r* }# z. C- h* P! B数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAP ...
2 v4 R- Z3 R3 y& m. a  @- j8 Y; E4 a
陈工,这个问题咱们创龙有没有解决方案啊,为什么ARM和fpga通信时只能用8根数据线啊,而且地址线完全和数据不匹配,而且arm进行写操作基于的时钟是多少啊?麻烦您解答一下呗
  f0 `# ^) H# J9 \
回复 支持 反对

使用道具 举报

3

主题

524

帖子

2083

积分

创龙

Rank: 8Rank: 8

积分
2083
7#
发表于 2018-9-29 10:46:15 | 只看该作者
您好,您如果是按照我们提供的例程和文档进行测试的话,测试的结果如果是不一样的话,您这边可以截图过来看一下。
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
8#
 楼主| 发表于 2018-11-10 16:06:15 | 只看该作者
广州创龙莫工 发表于 2018-9-29 10:46
8 a0 x$ l. d7 D您好,您如果是按照我们提供的例程和文档进行测试的话,测试的结果如果是不一样的话,您这边可以截图过来看 ...

  l+ S/ a* O- n+ D3 e采用的OMAP-L138F上ARM与FPGA数据传输程序基于文件《13-3-OMAPL138基于EMIFA总线与FPGA的通信测试》。: L* q0 v1 k) J: }, ~

0 S% h1 f* a8 R6 c现在遇到的问题:
! _0 u: `+ B3 E1、16bit数据线高八位没有初始化,传输只采用低八位数据线,且16bit的数据会在低八位数据线分成两个8bit数发出;
- ~( o# ^! \% n  Y2、地址线仅有低三位初始化,且变化方式与读使能不同步;emifa_ba1无变化;
1 H( [: A' [2 \+ U; \, V* @. ^: g6 p- y8 E
0 B( A. t) e4 R: ~' U6 D- Z$ ?现象:& O5 \/ Y& V9 s( d7 {! s! x- |
1、linux端运行./tl-devmem2 0x60000000 256 m 52428(1100110011001100)FPGA端现象: n% e3 c9 n' e
G:\EMIF问题\输入(m52428)' _- R1 l1 z; F3 R0 U1 _
G:\EMIF问题\m52428addr
4 h6 b: t: ^4 e3 m2、linux端运行./tl-devmem2 0x60000000 256 h 52428(1100110011001100)FPGA端现象2 c' @0 g" X. ?- I. K
G:\EMIF问题\输入(h52428)G:\EMIF问题\h52428addr
8 _4 c( G. e& z. b8 t& l1 I4 P
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
9#
 楼主| 发表于 2018-11-10 16:09:43 | 只看该作者
+ a) x& p# J0 t9 E: y! e+ u
# D6 C6 H/ V0 H0 M( y: m
- ^5 Q+ y8 G2 k5 W5 E
0 \% I' d- ~9 d2 S* E

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
10#
发表于 2018-11-22 12:02:47 | 只看该作者
你好,emif的问题我们这边基本确认了。除了fpga端下载bit文件之后运行这几条指令再发送数据以外,需要加载这个驱动:tl138evm-emifa-sram,还有两个情况::1.tl138evm-emifa-sram这个驱动有bug,导致地址发送出错。2.FPGA端的程序也有点问题,频率太高,通信会出错。。以上的问题我们会在V2.1版本(目前使用的是2.0内核)更新完善上去。并且修改emif的FPGA端程序。新版本的内核发布时间是下周五(11月30日)" L' D8 X4 H5 L* P
9 B; I4 T) W9 X( t

+ x5 v. b; R& S$ u& v, k+ ~! k
5 m3 v8 @8 Q# e+ ?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-4-28 06:03 , Processed in 0.042913 second(s), 24 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表